Skocz do zawartości

Zimol

Użytkownicy
  • Zawartość

    31
  • Rejestracja

  • Ostatnio

  • Wygrane dni

    1

Zimol zajął 1. miejsce w rankingu.
Data osiągnięcia: 21 listopada.

Treści użytkownika Zimol zdobyły tego dnia najwięcej polubień!

Reputacja

23 Dobra

O Zimol

  • Ranga
    3/10
  • Urodziny 08.09.2003

Informacje

  • Płeć
    Mężczyzna
  • Lokalizacja
    Tarnów

Ostatnio na profilu byli

350 wyświetleń profilu
  1. A dzięki, dzięki. Właśnie trochę śmiech że 60 figur można zrobić, no ale teraz na takim czymś się kręci cały świat, więc czasami trzeba kombinować jak ominąć ograniczenia (raz ) Po zrobionym schemacie pobrać jako plik SVG i wrzucić do painta, nowy schemat, pobrać i wkleić do otwartego już okna painta i tak skleić, żeby nie było widać że było łączone. No i można powtórzyć w nieskończoność A drawio spróbuję, chociaż nie wiadomo kiedy się przyda.
  2. @Gieneq 24 dla ścieżek normalnych oraz 32 dla VDD i VSS. Zaufanie jest trochę większe do takich rozmiarów ścieżek. Ale kiedyś trzeba będzie spróbować mniejszych
  3. Myślę że klasycznie, mieszanie. B327 do trochę większego pojemnika i "kołysanie". Tutaj płytka A4, trochę strachu jest
  4. Aktualizacja 21.11.2021 Wczoraj/dzisiaj było przygotowywanie elementów, podpisywanie, sprawdzanie, uzupełnianie na jutrzejsze trawienie płytek. Dzięki @Leoneq zrobiłem schemat blokowy działania zegara z budzikiem; jest to aktualizacja wcześniejszego schematu, jeszcze w wersji papierowej Jakość może się zepsuć, później spróbuję zaktualizować zdjęcie.
  5. Zimol

    Headcrab

    Czym schemacik blokowy robiony? Jakiś program czy stronka?
  6. Aktualizacja 14.11.2021 Jest pomysł na ramkę danych: Skróty JM, DM, JG, DG są wyżej opisane. Będzie to transmisja 16 bitowa. Rejestry PISO - CD4021, połączone w kaskadę. Takty zegara dla rejestrów będą z osobnego generatora, myślałem o częstotliwości około 1kHz na klasycznym generatorze z kwarcem. Schemat płytki (już ostatniej do projektu) zaczynam robić od jutra, skomplikowanych rzeczy tam nie będzie, ot wykorzystanie jeszcze rejestru dla przykładu
  7. @pmochocki myślę że uda się za pomocą oscyloskopu. Jak nie posiadałem oscyloskopu to trochę śmiesznie sobie próbowałem ustawić. Uruchamiałem stoper na telefonie i próbowałem tak manipulować trymerem żeby w miarę było dokładne. Bardzo czasochłonne Nie jest to zegar atomowy, więc idealnie nie będzie, ale i tak zdecydowanie lepiej generator na kwarcu niż na NE555 Chyba gdzieś pomiary były w worklogu.
  8. Aktualizacja 11.11.2021 Projekt trochę zwolnił. Dosyć napięty grafik, koniec semestru się zbliża a ocen mało Ale do projektu: 1. Płytka budzika pomału będzie kończona. Większość elementów jest już kupionych. Zostało wytrawić obie płytki ale... 2. Będzie jeszcze jedna płytka "Tester zegara 2.0" Bardzo prosty schemat. Kandy ze sobą połączone przewodami(zegar+budzik). Na płytce będą się znajdować głównie diody sygnalizujące np. działanie 1Hz^. I teraz coś innego; Konwerter transmisji z równoległej do szeregowej. Zapewnie zrobione na rejestrach PISO CD4021. Tutaj
  9. Widać jak płytka powstaje oraz jak kandy są przestawiane Gif z dnia na dzień, czasami brakowało jednego-dwóch dni. Kolega w srodku płytki, ja zaczynam prezentacje i dokumentacje
  10. Aktualizacja 22.09.2021 Oczekiwania działania układu w dwóch przypadkach, z budzikiem oraz bez niego. Tutaj bez budzika: W momencie podłączenia zasilania, po kilkunastu milisekundach, na wyjściu bramki AND (IC14D) powstaje impuls resetujący. Bardzo krótki impuls dochodzi do układów: (IC31A, IC16, IC30ABC, IC35ABCD) oraz do złącza kanda J2 (pin 5). Wszystkie układy się zerują, nie będzie stanów nieustalonych na licznikach, wyświetlacze pokazuje stan 0, jest godzina 00:00:00 W momencie przełączenia przycisku S1 następuje albo odblokowanie przerzutnika JK (IC17A), albo zab
  11. Aktualizacja 18.09.2021 Nie wiem do końca kiedy zostaną wytrawione płytki. Mam nadzieję że w październiku A więc podzieliłem na dwie płytki. Po lewej zegar, po prawej budzik. Nie chcę budzika? odłączam wszystko ze złączy. Górne złącze będzie dla ogólnych połączeń, typu masa, 5V, Wejścia zegarowe liczników budzikowych, 1Hz, 1Hz^. Dolne złącza to SPGiM, około 7 pinów będzie potrzebnych. Wersja 2.1, gdy będzie działała, zostanie pozbawiona wyświetlaczy. Wejdzie hydrostatyka Ale to po tej wersji.
  12. Aktualizacja 31.08.2021 Początek roku szkolnego-możliwe że albo projekt przyśpieszy albo zwolni Taki oto schemat powstał przez 2 miesiące: Nawet gdyby nie do końca działało tak jak założyłem, już jestem z siebie dumny. Niby prosta rzecz ale zabawa była przednia. Jako taką ciekawostkę: porównanie ilości użytych komponentów w dwóch wersjach, 1.0 z czerwca i 2.0 (miejmy nadzieję we wrześniu) Oraz w excelu spis układów cyfrowych: Nie znalazłem jednej bramki, pewnie wrzucę 4 wejściową bramkę NAND i zrobię odpowiednio AND. Nie wiem też jaki rozm
×
×
  • Utwórz nowe...

Ważne informacje

Ta strona używa ciasteczek (cookies), dzięki którym może działać lepiej. Więcej na ten temat znajdziesz w Polityce Prywatności.