Skocz do zawartości

Przeszukaj forum

Pokazywanie wyników dla tagów 'FPGA'.

  • Szukaj wg tagów

    Wpisz tagi, oddzielając przecinkami.
  • Szukaj wg autora

Typ zawartości


Kategorie forum

  • Elektronika i programowanie
    • Elektronika
    • Arduino i ESP
    • Mikrokontrolery
    • Raspberry Pi
    • Inne komputery jednopłytkowe
    • Układy programowalne
    • Programowanie
    • Zasilanie
  • Artykuły, projekty, DIY
    • Artykuły redakcji (blog)
    • Artykuły użytkowników
    • Projekty - roboty
    • Projekty - DIY
    • Projekty - DIY (początkujący)
    • Projekty - w budowie (worklogi)
    • Wiadomości
  • Pozostałe
    • Oprogramowanie CAD
    • Druk 3D
    • Napędy
    • Mechanika
    • Zawody/Konkursy/Wydarzenia
    • Sprzedam/Kupię/Zamienię/Praca
    • Inne
  • Ogólne
    • Ogłoszenia organizacyjne
    • Dyskusje o FORBOT.pl
    • Na luzie
    • Kosz

Kategorie

  • Quizy o elektronice
  • Quizy do kursu elektroniki I
  • Quizy do kursu elektroniki II
  • Quizy do kursów Arduino
  • Quizy do pozostałych kursów

Szukaj wyników w...

Znajdź wyniki, które zawierają...


Data utworzenia

  • Rozpocznij

    Koniec


Ostatnia aktualizacja

  • Rozpocznij

    Koniec


Filtruj po ilości...

Data dołączenia

  • Rozpocznij

    Koniec


Grupa


Znaleziono 18 wyników

  1. Witam serdecznie! Osoby, które chciałyby zainstalować środowisko ISE Xilinx w wersji 14.7, np. tak jak to jest opisane w Kursie FPGA, mogą napotkać następujący problem: przy próbie otwarcia jakiegokolwiek pliku, już w czasie instalacji licencji - po kliknięciu przycisku "Load License..." w Xilinx License Configuration Manager, czy później już w czasie używania aplikacji ISE Design Suite przy próbie otwarcia pliku .vhd - aplikacja zamyka się bez żadnego komunikatu - po prostu okienko znika bez śladu... Chwilę mi zajęło znalezienie rozwiązania tego problemu, ale ostatecznie udało się go ro
  2. Cześć, jakiś czas temu opisywałem na forum moją próbę podłączenia prostej kamery CMOS o rozdzielczości VGA do zestawu FPGA Artix-7 (OV7670). Tutaj jest link: Chociaż kamera miała rozdzielczość tylko VGA (640x480 16-bit kolor) to do utworzenia frame-buffor'a (bufor jednej ramki obrazu) potrzebny był relatywnie "duży" układ FPGA (w tym przypadku chip FPGA: XC7A100T-2FGG677i). Było to spowodowane faktem iż projekt tworzył bufor obrazu w wewnętrznej pamięci "Block RAM" zawartej w chipie FPGA. Niestety zestawy FPGA z takimi "dużymi" chipami FPGA są dużo droższe. Dużo zestawów FPGA (tani
  3. Cześć, jakiś czas temu na Aliexpress.com pojawiły się płyty z Układem SoC "ZYNQ 7000" z rozmontowanych koparek Bitcoin'ow (Ebit E9+ BTC miner). Tutaj link do takiej płyty na Aliexpress.com: https://pl.aliexpress.com/item/1005001308030569.html?spm=a2g0o.cart.pcrcomd.5.78bf3c00Dec6Rh&gps-id=pcShopcartBuyagain&scm=1007.13440.197696.0&scm_id=1007.13440.197696.0&scm-url=1007.13440.197696.0&pvid=7efab647-1d43-4a23-ad3e-42413c948605&_t=gps-id:pcShopcartBuyagain,scm-url:1007.13440.197696.0,pvid:7efab647-1d43-4a23-ad3e-42413c948605,tpp_buckets:668%230%23131923%2342_668
  4. Cześć, po pierwszej próbie podłączenia prostego sensora kamery VGA (OV7670) do zestawu FPGA postanowiłem spróbować czegoś trochę bardziej skomplikowanego - wykrywania krawędzi obrazu z kamery. Jeśli kogoś interesują podstawowe informacje dot. teorii działania jednego z najczęściej używanych filtrów do detekcji krawędzi w obrazie "Filtru Sobl'a", to tutaj podaję linki: https://en.wikipedia.org/wiki/Sobel_operator https://medium.com/datadriveninvestor/understanding-edge-detection-sobel-operator-2aada303b900 https://homepages.inf.ed.ac.uk/rbf/HIPR2/sobel.htm Do implementa
  5. Cześć, dzisiaj wykonałem próbę podłączenia prostej kamery VGA (sensor CMOS) do zestawu FPGA firmy QMTECH z Artix-7 (chip FPGA: XC7A100T-2FGG677i). Tutaj jest link do tego zestawu: https://pl.aliexpress.com/item/4000170042795.html?spm=a2g0o.productlist.0.0.1bbc3a488cWayC&algo_pvid=b8e2d6de-11a7-4045-be1d-dc82c5229b85&algo_expid=b8e2d6de-11a7-4045-be1d-dc82c5229b85-3&btsid=39edaf33-09cc-4522-882b-0168a91a733d&ws_ab_test=searchweb0_0,searchweb201602_4,searchweb201603_55i Zestaw ten kupiłem jakiś czas temu i postanowiłem go użyć w tym projekcie ze względu na dużą i
  6. Układy FPGA wydają się trochę bardziej tajemnicze niż mikrokontrolery. Można jednak dość szybko rozpocząć z nimi przygodę za pomocą narzędzi graficznych. W tutorialu przyjrzymy się układowi z rodziny Max10 znanej firmy Intel. Wykorzystamy go do sterowania silnikiem krokowym. Gotowy prototyp przedstawia Rys. 1. Rys. 1. Zmontowany prototyp. Składamy sprzęt W projekcie wykorzystamy płytkę Rysino z stosunkowo niewielkim układem z rodziny 10M04. Podłączymy do niej silnik krokowy 28BYJ-48 poprzez sterownik zbudowany z wykorzystaniem popularnego układu ULN2003. Nasz silnik s
  7. Witam, po wgraniu przykładu( zgodnie z tym co jest na forum) płytka Elbert v2 przestała odpowiadać, jest jakiś sposób aby naprawić ? Po podłączeniu w windows wyświetla się "Nie rozpoznano urządzenia USB( żadanie deskryptora nie powiodło się)" , natomiast wskaźnik led( to inaczej te segmentowe ledy) się świeci. Załączam plik mojego projektu, aby udowodnić, wszystko jest tak samo jak w kursie Forbot( oprócz tego że mryganie_led zmieniłem na blink_led). EDIT( Jakiś czas później): Problem został naprawiony dzięki zrobieniu jednej prostej rzeczy. Jeśli ktoś też ma problem
  8. Witam, mam do sprzedania w pełni sprawny zestaw startowy Terasic DE0-Nano-SoC. Używałem go sporadycznie do nauki systemów wbudowanych i emulacji projektów w FPGA. Cena 300zł, sprzedaję razem z oryginalnym pudełkiem i dowodem zakupu ze sklepu Kamami. Odbiór osobisty w Gdańsku lub wysyłka kurierem.
  9. Jakiś czas temu na forum zaprezentowałem projekt procesora zrealizowanego na układzie FPGA. Był to układ zrealizowany na dwóch płytkach Elbert v2. Aby go uruchomić należało wykonać dość sporo pracy. Dzisiaj prezentuję pierwszą wersję układu DCE Q816, czyli bezpośredniej kontynuacji poprzedniego projektu. Można powiedzieć, że pierwsza wersja Q818 to tak naprawdę Q816 zrealizowany tylko na jednej płytce Elbert v2. Układ jest w pełni kompatybilny z poprzednim projektem oraz posiada identyczną listę rozkazów. Na ten moment nie będę skupiał się na budowie procesora, ponieważ jest ona pr
  10. Posiadam kamerę Sony FCB-EV7520 (dokumentacja w załączniku), której wyjściem wideo jest sygnał w postaci YPbPr 4:2:2 wysyłany za pomocą interfejsu LVDS. To czego potrzebuje to napisanie programu na układ FPGA, który odbierze sygnał LVDS, przekształci go i wypuści sygnał zgodny ze standardem HDMI lub USB. Nie jest to coś nowego, bo tego typu urządzenia są w sprzedaży, lecz są drogie 350€ i mają już konkretny kształt, a w przyszłości chciałbym móc to zamknąć na swojej PCB. Jeżeli masz doświadczenie z FPGA, szczególnie z przetwarzaniem wyżej wymienionych sygnałów wideo to zapraszam do kontaktu. J
  11. Cześć, ponieważ I2C jest jednym z najprostszych szeregowych protokołów komunikacyjnych (i jest bardzo często stosowany) postanowiłem sprawdzić jak wygląda przykładowa implementacja na zestawie FPGA. Zacząłem od prostszej rzeczy, czyli implementacji "I2C slave" (poniekąd też slave jest mi bardziej przydatny do moich eksperymentów). Ponieważ projekt jest stosunkowo prosty i nie zajmuje dużo zasobów postanowiłem go przetestować na zestawie FPGA ElbertV.2 (ten używany w kursie FPGA Forbot'a). Masterem I2C będzie zwykłe "Arduino UNO" - z poziomu Arduino bardzo prosto można oprogramować komunik
  12. Cześć jestem tu nowy zakupiłem niedawno płytkę Elbert V2 do Waszego kursu, mam pytanie dotyczące instalacji środowiska ISE, która wersja będzie dla mnie najbardziej kompatybilna z zestawem ( mam windows 10 ) w instrukcji dotyczącej kursu jest podana wersja dla windowsa 7 powinienem ją zainstalować, czy pobrać wersję dla mojego windowsa 10? aktualizowaną 2018r. czy pobranie nowszej wersji znacząco utrudni mi "przejście" kursu? Pozdrawiam
  13. W ramach pewnego projektu muszę obsłużyć komunikację za pomocą interfejsu LVDS w układzie programowalnym FPGA (lub w zasadzie, w tej chwili, SoC). Interesuje mnie zarówno nadajnik, jak również odbiornik. Szukam materiałów na ten temat w internecie i w zasadzie jedyne co znalazłem to odpowiednie skonfigurowanie pinów i użycie prymitywów (np. IBUFDS - dla Xilinxa) w kodzie VHDL (tego języka używam). Czy jest jakaś (w miarę prosta) możliwość zastąpienia tych prymitywów własnym kodem? Nie mam pomysłu na napisanie takiego elementu, niewprowadzającego zbędnych opóźnień. Zależy mi na zapewnieniu
  14. Chciałbym krótko opisać projekt który obecnie realizuję a jest to procesor zrealizowany na układzie FPGA. DCE Q816 (nazwa własna bez większego znaczenia) to 8 bitowa jednostka o architekturze mojego własnego pomysłu. Procesor może działać przy maksymalnej częstotliwości taktowania 12MHz. Dodatkowym układem pełniącym funkcję pamięci ROM oraz koprocesora jest DCE Q817 również zrealizowany na układzie FPGA. Pierwszy jak i drugi układ powstały na płytce Elbert v2 a jest to płytka z kursu FPGA na Forbot. Kolejnymi elementami wchodzącymi w skład projektu jest wyświetlacz 7 segmentowy oraz LCD dzięki
  15. Witam, chciałbym zapytać czy do płytki z kursu Forbot możliwe jest podpięcie układu CD4056 (BCD-7 segment). Dokładniej mam na myśli podpięcie czterech wyjść FPGA do wejść BCDA układu. Czy zasilając układ scalony napięciem 5V nie uszkodzę FPGA? Wydaje mi się że takie połączenie nie uszkodzi FPGA ponieważ jego wyjścia podpięte zostaną do wejść układu zasilanego napięciem 5V. Na tych końcówkach nigdy nie powinno pojawić się 5V ponieważ są to wejścia. Jednak chciałbym na wszelki wypadek zapytać czy na pewno dobrze myślę.
  16. Temat o Arduino w dziale układów programowalnych może się w pierwszej chwili wydawać nieco nie na miejscu, ale chciałem napisać kilka słów o interesującej płytce od Arduino, a mianowicie o tytułowym MKR Vidor 4000. Układ chociaż zaprojektowany przez fundację Arduino jest jednak dość nietypowy. Nie znajdziemy w nim starego i niekoniecznie dobrego AVR, zamiast tego jest SAMD21 z rdzeniem ARM Cortex-M0+, 256KB pamięci flash oraz 32KB RAM. To jeszcze nic nadzwyczajnego, ciekawie robi się dalej. Okazuje się, że na tej małej płytce znalazło się miejsce na jeszcze jeden mikrokontroler - jest to
  17. Witam, tak jak w tytule mam do sprzedania zestaw startowy Terasic DE0-Nano, kupiłem go już dość dawno temu, ale prawie go nie używałem i tylko się kurzy, więc postanowiłem się go pozbyć. Myślę, że 200 zł będzie dobrą ceną za niego. Optymalny dla mnie jest odbiór osobisty w Warszawie, ewentualnie wysyłka(do ceny należy doliczyć jej koszt).
  18. Witam, Chciałbym zaprezentować swojego pierwszego robota "Robot FPGA v02". Opisywana konstrukcja to dwukołowy robot napędzany silnikami DC bezpośrednio połączonymi z kołami. Podwozie podpiera się na ruchomej kulce znajdującej się z tyłu. Platforma mobilna została wykonana z plastiku łączonego klejem lub śrubami. Silniki DC sterowane są metodą PWM i podłączone są do wyjść podwójnego mostka H bazującego na układzie L298. Zasilanie robota to osiem akumulatorów typu AA. Oprogramowanie zostało napisane w języku VHDL i wykonuje się na układzie FPGA Altera Cyclon II. Platforma FPGA to płyt
×
×
  • Utwórz nowe...

Ważne informacje

Ta strona używa ciasteczek (cookies), dzięki którym może działać lepiej. Więcej na ten temat znajdziesz w Polityce Prywatności.