bigos Napisano Marzec 3, 2022 Udostępnij Napisano Marzec 3, 2022 (edytowany) Hej, Czy istnieje możliwość stworzenia fizycznego dzielnika częstotliwości opartego na przerzutniku typu D zrobionego z bramek logicznych (nie na gotowym układzie scalonym) jak na poniższym schemacie? Nie bardzo mogę znaleźć rozwiązania. Sam układ przerzutnika oczywiście działa, lecz zawrócenie wyjścia NQ do wejścia D sprawia, że na wyjściu Q występuje na przemian stan 1 lub 0 dopóki zegar jest w stanie wysokim 1, dlatego dzielnik nie działa jak powinien. Co miałby robić ten układ? Zmieniać stan wyjścia Q przy każdorazowym przejściu zegara ze stanu niskiego w wysoki. Zapraszam do dyskusji, pozdrawiam! Edytowano Marzec 4, 2022 przez bigos Cytuj Link do komentarza Share on other sites More sharing options...
piotr96 Marzec 4, 2022 Udostępnij Marzec 4, 2022 (edytowany) Twój układ działa jak zatrzask, spróbuj przerobić go na przerzutnik wyzwalany zboczem sygnału zegarowego. Na przykład tutaj jest artykuł, który powinien trochę rozjaśnić temat, jak z dwóch tego typu przerzutników wykonać jeden, wyzwalany zboczem (konfiguracja „master-slave"). Edytowano Marzec 4, 2022 przez piotr96 Cytuj Link do komentarza Share on other sites More sharing options...
Popularny post bigos Marzec 4, 2022 Autor tematu Popularny post Udostępnij Marzec 4, 2022 (edytowany) Dzięki za bardzo obszerny materiał! Wczoraj wieczorem udało mi się dotrzeć do serii filmów autorstwa Bena Eatera na temat min. przerzutników, które serdecznie polecam, facet zrobił kawał dobrej roboty. W trzech filmach na temat przerzutników J-K omawia właśnie przedstawiony przeze mnie problem. Zrobiłem taki układ master-slave, który na symulatorze działa tak jak powinien. Złożyłem go na szybko na stykówce, ale wymaga jeszcze poprawek, dzień się skończył. Podejrzewam, że gdzieś są jakieś pomyłki w połączeniach. Nie mam oscyloskopu i muszę poeksperymentować z doborem kondensatora i rezystora dla budowy krótkiego sygnału zegara choć zastanawiam się czy przy tej konstrukcji jest to konieczne.. Jak skończę pracę to podzielę się wynikami. Edytowano Marzec 4, 2022 przez bigos 3 Cytuj Link do komentarza Share on other sites More sharing options...
pmochocki Marzec 4, 2022 Udostępnij Marzec 4, 2022 (edytowany) 15 godzin temu, bigos napisał: Nie mam oscyloskopu Nie namawiam do zakupu oscyloskopu, bo to duży wydatek. Jednak jak chcesz się bawić w elektronikę cyfrową, może warto zainwestować w analizator stanów logicznych kompatybilny z Saleae. Na popularnym portalu aukcyjnym dostępny za ok 40zł z przesyłką. Tu mierzyłem za jego pomocą sygnał PPS modułu GPS: Czasami taki analizator potrafi zaoszczędzić dużo czasu, gdy staramy się zrozumieć co jest nie tak. Edytowano Marzec 4, 2022 przez pmochocki 2 Cytuj Link do komentarza Share on other sites More sharing options...
Polecacz 101 Zarejestruj się lub zaloguj, aby ukryć tę reklamę. Zarejestruj się lub zaloguj, aby ukryć tę reklamę. Produkcja i montaż PCB - wybierz sprawdzone PCBWay! • Darmowe płytki dla studentów i projektów non-profit • Tylko 5$ za 10 prototypów PCB w 24 godziny • Usługa projektowania PCB na zlecenie • Montaż PCB od 30$ + bezpłatna dostawa i szablony • Darmowe narzędzie do podglądu plików Gerber Zobacz również » Film z fabryki PCBWay
bigos Marzec 4, 2022 Autor tematu Udostępnij Marzec 4, 2022 (edytowany) Cytat Jednak jak chcesz się bawić w elektronikę cyfrową może warto zainwestować w analizator stanów logicznych Bardzo Ci dziękuję za tą informację. Nie miałem pojęcia, że istnieje coś takiego. Zdecydowanie warto zainwestować. Dziękuję. Na spokojnie złożyłem układ od nowa. Działa jak należy, choć występuję delikatne opóźnienie. Być może to cecha układów CMOS? Będę wdzięczny za opinię na ten temat. Na filmie zamieszonym pod linkiem dioda czerwona reprezentuje takt zegara opartego na układzie NE555, zaś dioda niebieska to wyjście Q przerzutnika typu D w części Slave. Zbocze narastające zegara realizowane jest poprzez szeregowo wpięty kondensator 100nF i rezystor obniżający(?) pull down 1k om. Wybaczcie za niefachowe słownictwo. Uczę się z Internetu a nie z podręczników akademickich. https://streamable.com/gx0768 Wykorzystane układy wg schematu z poprzedniego postu: Bramka NOT: CD4069 Bramka AND: CD4081 Bramka OR: CD4071 Edytowano Marzec 5, 2022 przez bigos Cytuj Link do komentarza Share on other sites More sharing options...
Pomocna odpowiedź
Dołącz do dyskusji, napisz odpowiedź!
Jeśli masz już konto to zaloguj się teraz, aby opublikować wiadomość jako Ty. Możesz też napisać teraz i zarejestrować się później.
Uwaga: wgrywanie zdjęć i załączników dostępne jest po zalogowaniu!